2025年12月4日,中国上海——Tenstorrent宣布其高性能RISC-V CPU——TT-Ascalon™现已正式上市。RISC-V是一种开源指令集架构(ISA)规范,正在全球范围内被广泛采用,应用领域涵盖嵌入式系统到高性能计算。Ascalon的发布,标志着业界最高性能RISC-V CPU IP的诞生。Ascalon具备真正的高性能计算能力,性能超越市场上任何现有RISC-V CPU,使Ascalon在众多采用不同专有指令集架构的高端处理器中稳居领先行列。Ascalon通过业界标准SPEC CPU
0. 引子:为何此时谈 ISA 设计?过去十年,RISC‑V 的兴起把“自定义指令集”的门槛大幅拉低,新的 ISA/扩展设计者暴增。然而,“一套好 ISA 的要义是什么?”几乎没有系统的教材可循。作者结合多次 ISA/扩展实践,试图给出一个面向工程的回答。1. 三个层级:ABI、架构与微架构编程者看到的平台细节分三层:ABI(应用二进制接口):约定编译器如何使用可见的硬件特性。可为单一编译器私有,也可作为多编译器互通的行业约定。架构(Architecture):硬件对软件的全部保证——包括设备枚举、终端中
阿里巴巴达摩院玄铁RISC-V CPU IP与 Arteris 片上网络 IP 的集成解决方案已经过预先验证和优化,便于共同客户在高端芯片上的部署。致力于加速系统级芯片 (SoC) 开发的领先系统 IP 提供商 Arteris 公司近日宣布与阿里巴巴达摩院玄铁(业界领先的RISC-V CPU IP提供商)深化合作,双方将共同推动高性能计算在边缘AI、服务器、通信及汽车领域的应用,助力共同客户加速芯粒和 SoC 的设计创新,并缩短客户产品的上市时间。自Arteris于2024年加入达摩院无剑联盟以来,双方携
关键外卖由于计算密度的提高、功率预算的收紧以及算法开发的快速步伐,人工智能正在推动对定制硬件解决方案的需求。RISC-V 作为一种开放的模块化指令集架构,允许自定义指令集成并减少对单一供应商的依赖,解决了 x86 和 Arm 等固定指令集的局限性。Akeana 的定位是通过基于 RISC-V 的 IP 和专为人工智能量身定制的子系统引领市场,为开发人员提供加速创新和效率的基本工具和技术。人工智能 (AI) 正在改变计算的每一层,从训练万亿参数模型的超大规模数据中心到执行实时推理的电池供电边缘设备。硬件要求
SiFive 近日正式推出第二代 Intelligence™ 系列,进一步强化其在 RISC-V AI IP 领域的技术领先优势。此次发布的五款新产品,专为加速数千种 AI 应用场景中的工作负载而设计。该系列包括两款全新产品——X160 Gen 2 与 X180 Gen 2,以及升级版 X280 Gen 2、X390 Gen 2 和 XM Gen 2。所有新产品均具备增强的标量、向量处理能力,其中 XM 产品还加入了矩阵处理功能,专为现代AI工作负载设计。其中,X160 Gen 2 与 X180 Gen